全書共分9章,前三章論述數(shù)字邏輯的基本原理,討論了組合邏輯電路和時序邏輯電路的工作原理及其設計思想。第四章簡述了模數(shù)和數(shù)模轉換的工作原理。第五章介紹了基本脈沖電路工作原理。第六至第九章討論目前應用廣泛的PAL、GAL、FPGA和isp的組成結構及基本的ABEL-HDL硬件描述語言的使用及編程技術。第八、九章介紹數(shù)字系統(tǒng)設計的基礎及Verilog-HDL語言的設計方法。本書前言數(shù)字電路課程是電子工程、自動化技術、計算機等電類專業(yè)和機電一體化等非電類專業(yè)的主要技術基礎課,同時也是理科、師范類物理專業(yè)學生的必修課。數(shù)字邏輯與數(shù)字系統(tǒng)基礎是一門專業(yè)基礎課,本書的主要讀者是大學二年級的學生,它既要分析經典的組合邏輯與時序邏輯的原理,又要兼顧數(shù)字器件的新發(fā)展及其相關的軟件工具。新的內容,既不是作為陪襯,也不是資料的搬遷,而是以完整的體系和較完備的分析設計實例獻給讀者,并盡可能的深入淺出,使讀者容易接受。編寫本教材中,我們力求在論述基本原理時突出重點,精簡內容,給新技術和新知識點較多空間。使學生在掌握基礎知識的同時,對新技術有較全面的認識和了解。有利于培養(yǎng)學生在較短時間內掌握和使用新技術的能力。本書共分九章,前三章論述數(shù)字邏輯的基本原理,討論了組合邏輯電路和時序邏輯電路的工作原理及其設計思想;第四章簡述了模數(shù)和數(shù)模轉換的工作原理;第五章介紹了基本脈沖電路的工作原理;第六到第九章討論目前應用廣泛的PAL、GAL和isp的組成結構、工作原理、基本的ABEL-HDL硬件描述語言的使用及編程技術。第八、第九章介紹Verilog-HDL語言的設計方法及數(shù)字系統(tǒng)設計的基礎。本教材的使用,根據不同學校的特點及條件可分二種情況:1.非電類、師范類物理系以數(shù)字邏輯電路為主,可編程邏輯作一般性介紹,第一章用14~18學時,第二章用10~14學時,第三章用20~24學時,第四和第五章各用6~8學時,總學時為56~72學時,第六到第九章可按各學校具體情況處理;2.對于電類學生,第一章14學時,第二章8~10學時,第三章18學時,第四章6學時,第五章4學時,第六章和第七章各6學時,第八章4學時,第九章4學時,總學時為72學時。以上安排不包括實驗課時。參加本書編寫的有沈建國教授、雷劍虹講師、徐力平副教