注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術工業(yè)技術自動化技術、計算技術高速數字設計(英文版)

高速數字設計(英文版)

高速數字設計(英文版)

定 價:¥46.00

作 者: (美)Howard Johnson,(美)Martin Graham著
出版社: 電子工業(yè)出版社
叢編項: 國外電子與通信教材系列
標 簽: 數字系統(tǒng)設計

購買這本書可以去


ISBN: 9787505389786 出版時間: 2003-08-01 包裝:
開本: 24cm 頁數: 447 字數:  

內容簡介

  本書是信號完整性領域的一部經典著作,英文版已經重印了將近20次。全書結合了數字和模擬電路理論,對高速數字電路系統(tǒng)設計中的信號完整性和EMC方面的問題進行了深入淺出的討論和研究。其中不僅包括了關于高速數字設計中EMC方面的許多實用信息,而且包括了許多有價值的測試技術。另外,書中詳細討論了涉及信號完整性方面的傳輸線、時鐘偏移和抖動、端接、過孔等問題。本書通俗易懂,是高速數字設計人員必備的參考書,實用性很強,獨特地將理論與實踐方法相結合,適合從事模擬和數字電路設計的相關人員使用。本書可以作為大專院校相關專業(yè)師生的教學參考,對于體系結構設計人員、EMC專家、印刷電路板設計和布線專業(yè)人士也是一本極具價值的參考書。

作者簡介

  HowardJohnson:1982年在美國萊斯大學獲得博士學位后專攻高速數字通信和數字信號處理系統(tǒng)的設計,在數字設計領域有著20多年的經驗。一直從事數字電子設計和咨詢業(yè)務,服務于全球的數字工程師。他是IEEE802.3z千兆位以太網和100BASE-T快速以太網標準的首席技術編輯,定期出席為數字工程師舉辦的專題討論會,并在牛津大學授課。MartinGraham:自1966年以來在美國加州大學伯克利分校任電子工程和計算機科學教授,講授電子系統(tǒng)的可靠性和可行性設計。

圖書目錄

第1章基礎知識 1
Fundamentals
第2章邏輯門電路的高速特性 37
High-SpeedPropertiesofLogicGates
第3章測量技術 83
MeasurementTechniques
第4章傳輸線 133
TransmissionLines
第5章地平面和疊層 189
GroundPlanesandLayerStacking
第6章端接 223
Terminations
第7章通孔 249
Vias
第8章電源系統(tǒng) 263
PowerSystems
第9章連接器 295
Connectors
第10章扁平電纜 323
RibbonCables
第11章時鐘分配 341
ClockDistribution
第12章時鐘振蕩器 367
ClockOscillators
參考文獻 385
CollectedReferences
附錄A要點 389
PointstoRemember
附錄B計算上升時間 399
CalculationofRiseTime
附錄CMathCad公式 409
MathCadFormulas
索引 441
Index
Fundamentals1
1.1FrequencyandTime1
1.2TimeandDistance6
1.3LumpedVersusDistributedSystems7
1.4ANoteAbout3dBandRMSFrequencies8
1.5FourKindsofReactance10
1.6OrdinaryCapacitance11
1.7OrdinaryInductance17
1.8ABetterMethodforEstimatingDecayTime22
1.9MutualCapacitance25
1.10MutualInductance29
2High-SpeedPropertiesofLogicGates37
2.1HistoricalDevelopmentofaVeryOldDigitalTechnology37
2.2Power39
2.3Speed59
2.4Packaging66
3MeasurementTechniques83
3.1RiseTimeandBandwidthofOscilloscopeProbes83
3.2Self-inductanceofaProbeGroundLoop86
3.3SpuriousSignalPickupfromProbeGroundLoops92
3.4HowProbesLoadDownaCircuit95
3.5SpecialProbingFixtures98
3.6AvoidingPickupfromProbeShieldCurrents104
3.7ViewingaSerialDataTransmissionSystem108
3.8SlowingDowntheSystemClock110
3.9ObservingCrosstalk111
3.10MeasuringOperatingMargins113
3.11ObservingMetastableStates120
4TransmissionLines133
4.1ShortcomingsofOrdinaryPoint-to-PointWiring133
4.2InfiniteUniformTransmissionLine140
4.3EffectsofSourceandLoadImpedance160
4.4SpecialTransmissionLineCases167
4.5LineImpedanceandPropagationDelay178
5GroundPlanesandLayerStacking189
5.1High-SpeedCurrentFollowsthePathofLeastInductance189
5.2CrosstalkinSolidGroundPlanes191
5.3CrosstalkinSlottedGroundPlanes194
5.4CrosstalkinCross-HatchedGroundPlanes197
5.5CrosstalkwithPowerandGroundFingers199
5.6GuardTraces201
5.7Near-EndandFar-EndCrosstalk204
5.8HowtoStackPrintedCircuitBoardLayers212
6Terminations223
6.1EndTerminators223
6.2SourceTerminators231
6.3MiddleTerminators235
6.4ACBiasingforEndTerminators236
6.5ResistorSelection239
6.6CrosstalkinTerminators244
7Vies249
7.1MechanicalPropertiesofVias249
7.2CapacitanceofVias257
7.3InductanceofVias258
7.4ReturnCurrentandItsRelationtoVias260
8PowerSystems263
8.1ProvidingaStableVoltageReference263
8.2DistributingUniformVoltage268
8.3EverydayDistributionProblems279
8.4ChoosingaBypassCapacitor281
9Connectors295
9.1MutualInductance---HowConnectorsCreateCrosstalk295
9.2SeriesInductance--HowConnectorsCreateEMI300
9.3ParasiticCapacitance--UsingConnectorsonaMultidropBus305
9.4MeasuringCouplinginaConnector309
9.5ContinuityofGroundUnderneathaConnector312
9.6FixingEMIProblemswithExternalConnections314
9.7SpecialConnectorsforHigh-SpeedApplications316
9.8DifferentialSignalingThroughaConnector319
9.9PowerHandlingFeaturesofConnectors321
10RibbonCables323
10.1RibbonCableSignalPropagation324
10.2RibbonCableCrosstalk329
10.3RibbonCableConnectors336
10.4RibbonCableEMI338
11ClockDistribution341
11.1TimingMargin341
11.2ClockSkew343
11.3UsingLow-ImpedanceDrivers346
11.4UsingLow-ImpedanceClockDistributionLines348
11.5SourceTerminationofMultipleClockLines350
11.6ControllingCrosstalkonClockLines352
11.7DelayAdjustments353
11.8DifferentialDistribution360
11.9ClockSignalDutyCycle361
11.10CancelingParasiticCapacitanceofaClockRepeater362
11.11DecouplingClockReceiversfromtheClockBus364
12ClockOscillators367
12.1UsingCannedClockOscillators367
12.2ClockJitter376
CollectedReferences385
APointstoRemember389
BCalculationofRiseTime399
CMathCadFormulas409
Index441

本目錄推薦

掃描二維碼
Copyright ? 讀書網 m.afriseller.com 2005-2026, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號